亦庄造感存算芯片入选“芯片界的奥林匹克”
本报讯(融媒体中心 李玉凤)近日,北京经济技术开发区(北京亦庄)企业北京犀灵视觉科技有限公司(以下简称“犀灵视觉”)宣布,其联合南方科技大学林龙扬团队与睿科微电子共同研发的基于ReRAM(阻变存储器)的感-存-算一体化芯片《A 55nm Intelligent Vision SoC Achieving 346TOPS/W System Efficient via Fully Analog Sensing-to-Inference Pipeline》,正式被全球最顶级的半导体学术会议——国际固态电路会议(IEEE International Solid-State Circuits Conference, ISSCC)2026 接收。ISSCC 被誉为“芯片界的奥林匹克”,是全球固态电路领域最权威的学术殿堂。本次入选,标志着该成果在新型存算架构、端到端智能视觉处理以及超低功耗集成电路设计方向取得了国际领先的突破性进展。
针对传统边缘 AI 视觉系统因“感算分离”和频繁模数转换(A/D)导致的能效瓶颈,该成果创新性地提出了一种全模拟域智能视觉架构。芯片将ReRAM存算阵列与图像传感单元深度融合,构建了一条从感知、特征提取到推理的连续模拟信号处理通路,彻底消除了传感器与计算层级间繁琐的 A/D 转换开销。这一设计实现了真正意义上的端到端“感存算一体”,成功突破算力与功耗的双重制约,为边缘 AI、微型机器人、自动驾驶等功耗敏感智能终端领域提供了极具竞争力的下一代解决方案。
值得关注的是,本次研发成果的取得,也得益于北京经开区成熟的集成电路产业生态的赋能。在研发和验证过程中,团队充分利用了北京经开区在半导体制造领域的专业设备与供应链资源,得到了北方华创、北京湛睿德大力支持,体现了北京经开区集成电路产业从设计、设备、制造到封测的完整产业协同优势。
犀灵视觉作为致力于研发全新一代智能视觉传感器和智能光电传感器的高科技芯片公司,“像素级运算技术(In-Pixel Computation)”经过多年的沉淀与迭代,超越了传统冯诺依曼架构处理方式,从根源创造技术革新,高效地将像素(Pixel)和运算技术(Core)相结合,带来传统架构无法比拟的高速度、低功耗和智能化的优势。产品专注于边缘处理应用场景,从2D到3D都提供了完整的智能视觉传感器解决方案。